Search
Search titles only
By:
Search titles only
By:
Home
Forums
New posts
Search forums
What's new
New posts
Latest activity
Members
Current visitors
Κανονισμός Λειτουργίας
Σωματείο AVClub
Log in
Register
Search
Search titles only
By:
Search titles only
By:
New posts
Search forums
Menu
Install the app
Install
Reply to thread
Home
Forums
Δικάναλος Ήχος
Do It Yourself
Πηγές
Μετρήσεις πάνω σε USB Receivers
JavaScript is disabled. For a better experience, please enable JavaScript in your browser before proceeding.
You are using an out of date browser. It may not display this or other websites correctly.
You should upgrade or use an
alternative browser
.
Message
<blockquote data-quote="lemon" data-source="post: 1058044345" data-attributes="member: 16016"><p><strong><span style="font-size: 18px">WaveIO + Ian FIFO_Reclocking</span></strong></p><p></p><p>[ATTACH]148152[/ATTACH]</p><p></p><p>Η συγκεκριμένη υλοποίηση του <strong>Ian </strong>είναι η τελευταία έκδοσή του, <u>αφορά πολυκάναλο i2s_dsd</u> και είναι εργοστάσιο πραγματικό.</p><p></p><p>Δεν θα της κάνω ανάλυση, παρά μόνο θα αναφέρω ότι είναι χωρισμένη σε δύο πλακέτες, η πρώτη <strong>FIFO </strong>τη δουλειά την κάνει ένα <strong>FPGA </strong>κυρίως και συνεπικουρείται από isolators, η δεύτερη ονομάζεται <strong>DUAL XO</strong> και στην ουσία φορά επάνω τα ρολόγια επαναχρονισμού του σήματος, στην περίπτωσή μας Crystek-957.</p><p>Το master clock ταξιδεύει από την 2η κάρτα προς τη 1η (slave λειτουργία).</p><p></p><p>Για το λόγο αυτό <u>οδηγήσαμε μόνο τα σήματα bclk, lrclk & data</u> από τη <strong>waveIO</strong>, <u>ενώ το master clock της wave δεν συνδέθηκε</u>.</p><p></p><p>Μετρήσεις πήραμε σε δύο σημεία στις πλακέτες του Ian.</p><ul> <li data-xf-list-type="ul">Στην έξοδο του FPGA και πιο συγκεκριμένα μετά τα isolators</li> <li data-xf-list-type="ul">Στην έξοδο της πλακέτας επαναχρονισμού.</li> </ul><p>Οι συνδέσεις μεταξύ waveIO και FIFO έγιναν με u.fl καλώδια και η μέτρηση της εξόδου του DUAL XO με u.fl to sma->bnc καλώδιο ατερμάτιστο. Να θυμήσουμε ότι η έξοδος u.fl της waveIO είναι πριν τον απομονωτή της.</p><p></p><p>Η WaveIO λειτούργησε με οδηγό 2.23.0 ο οποίος ήταν συμβατός με τα Win 'XP που έχει ο υπολογιστής στο εργαστήριο.</p><p></p><p><strong><span style="font-size: 15px"></span></strong></p><p><strong><span style="font-size: 15px">Σήματα έξοδου FPGA, μετά τα isolators</span></strong></p><p></p><p>Εάν δούμε τη σύλληψη του <strong>data eye pattern</strong>, παρατηρούμε όπως αναμενόταν ότι σταθεροποίησε τη μετατόπιση στο χρόνο του παλμού και εξαφάνισε τις διπλο-τριπλο εμφανίσεις του.</p><p>Όπως ήταν αναμενόμενο δεν εξαφάνισε και το Jitter, το οποίο λόγω ανώμαλης απόδοσης του XMOS, του ίδιου του FPGA, αλλά και των isolators είναι αρκετό.</p><p></p><p>[ATTACH]148148[/ATTACH]</p><p></p><p>Το ίδιο φαινόμενο παρατηρείται και στο σήμα <strong>bclk</strong>, όπου το σήμα εμφανίζει άνω των 1200ps jitter.</p><p></p><p>[ATTACH]148147[/ATTACH]</p><p></p><p></p><p><strong><span style="font-size: 15px">Σήματα μετά την πλακέτα επαναχρονισμού Dual XO</span></strong></p><p></p><p>Στη μέτρηση του <strong>data eye pattern</strong>, βλέπουμε ότι ελαχιστοποιήθηκε το jitter. Δημιουργήθηκε ένας κωδωνισμός στην είσοδο του σήματος στο eye pattern, δείγμα ότι μάλλον θέλει διόρθωση ή η τερματική αντίσταση ή το slew rate του παλμού.</p><p></p><p>[ATTACH]148151[/ATTACH]</p><p></p><p>Στη μέτρηση του <strong>bclk</strong>, τα πάντα ήρθαν υποδειγματικά, πολύ χαμηλό jitter, της τάξης των 160ps για αρχεία 44-192Κ (σύμφωνα με τη μεθοδολογία που ακολουθήσαμε).</p><p>Άριστα θα λέγαμε.</p><p></p><p>[ATTACH]148150[/ATTACH]</p><p>[ATTACH]148149[/ATTACH]</p><p></p><p></p><p>Εν κατακλείδι, </p><p>Το <strong>XMOS </strong>θέλει ένα πολύ καλό στάδιο επαναχρονισμού, για να ισιώσει και να γίνει πλήρως αποδεκτό.</p><p>Με μέτριους απομονωτές και τυπικά τσιπάκια επαναχρονισμού, τέλεια δουλειά δεν θα γίνει και αυτό το είδαμε στην κάρτα JLSound όπου το σήμα βελτιώθηκε αισθητά μόνο σε 44Κ αρχεία.</p><p></p><p>Δίχως σοβαρή λύση, καλύτερα είναι να μη χρησιμοποιηθεί στα διάφορα πρότζεκτ μας και εάν δεν σκοπεύουμε να επαναχρονίσουμε το σήμα, καλύτερα και φθηνότερα είναι να στραφούμε σε άλλες λύσεις usb->i2s.</p></blockquote><p></p>
[QUOTE="lemon, post: 1058044345, member: 16016"] [B][SIZE=5]WaveIO + Ian FIFO_Reclocking[/SIZE][/B] [ATTACH=CONFIG]148152._xfImport[/ATTACH] Η συγκεκριμένη υλοποίηση του [B]Ian [/B]είναι η τελευταία έκδοσή του, [U]αφορά πολυκάναλο i2s_dsd[/U] και είναι εργοστάσιο πραγματικό. Δεν θα της κάνω ανάλυση, παρά μόνο θα αναφέρω ότι είναι χωρισμένη σε δύο πλακέτες, η πρώτη [B]FIFO [/B]τη δουλειά την κάνει ένα [B]FPGA [/B]κυρίως και συνεπικουρείται από isolators, η δεύτερη ονομάζεται [B]DUAL XO[/B] και στην ουσία φορά επάνω τα ρολόγια επαναχρονισμού του σήματος, στην περίπτωσή μας Crystek-957. Το master clock ταξιδεύει από την 2η κάρτα προς τη 1η (slave λειτουργία). Για το λόγο αυτό [U]οδηγήσαμε μόνο τα σήματα bclk, lrclk & data[/U] από τη [B]waveIO[/B], [U]ενώ το master clock της wave δεν συνδέθηκε[/U]. Μετρήσεις πήραμε σε δύο σημεία στις πλακέτες του Ian. [LIST] [*]Στην έξοδο του FPGA και πιο συγκεκριμένα μετά τα isolators [*]Στην έξοδο της πλακέτας επαναχρονισμού. [/LIST] Οι συνδέσεις μεταξύ waveIO και FIFO έγιναν με u.fl καλώδια και η μέτρηση της εξόδου του DUAL XO με u.fl to sma->bnc καλώδιο ατερμάτιστο. Να θυμήσουμε ότι η έξοδος u.fl της waveIO είναι πριν τον απομονωτή της. Η WaveIO λειτούργησε με οδηγό 2.23.0 ο οποίος ήταν συμβατός με τα Win 'XP που έχει ο υπολογιστής στο εργαστήριο. [B][SIZE=4] Σήματα έξοδου FPGA, μετά τα isolators[/SIZE][/B] Εάν δούμε τη σύλληψη του [B]data eye pattern[/B], παρατηρούμε όπως αναμενόταν ότι σταθεροποίησε τη μετατόπιση στο χρόνο του παλμού και εξαφάνισε τις διπλο-τριπλο εμφανίσεις του. Όπως ήταν αναμενόμενο δεν εξαφάνισε και το Jitter, το οποίο λόγω ανώμαλης απόδοσης του XMOS, του ίδιου του FPGA, αλλά και των isolators είναι αρκετό. [ATTACH=CONFIG]148148._xfImport[/ATTACH] Το ίδιο φαινόμενο παρατηρείται και στο σήμα [B]bclk[/B], όπου το σήμα εμφανίζει άνω των 1200ps jitter. [ATTACH=CONFIG]148147._xfImport[/ATTACH] [B][SIZE=4]Σήματα μετά την πλακέτα επαναχρονισμού Dual XO[/SIZE][/B] Στη μέτρηση του [B]data eye pattern[/B], βλέπουμε ότι ελαχιστοποιήθηκε το jitter. Δημιουργήθηκε ένας κωδωνισμός στην είσοδο του σήματος στο eye pattern, δείγμα ότι μάλλον θέλει διόρθωση ή η τερματική αντίσταση ή το slew rate του παλμού. [ATTACH=CONFIG]148151._xfImport[/ATTACH] Στη μέτρηση του [B]bclk[/B], τα πάντα ήρθαν υποδειγματικά, πολύ χαμηλό jitter, της τάξης των 160ps για αρχεία 44-192Κ (σύμφωνα με τη μεθοδολογία που ακολουθήσαμε). Άριστα θα λέγαμε. [ATTACH=CONFIG]148150._xfImport[/ATTACH] [ATTACH=CONFIG]148149._xfImport[/ATTACH] Εν κατακλείδι, Το [B]XMOS [/B]θέλει ένα πολύ καλό στάδιο επαναχρονισμού, για να ισιώσει και να γίνει πλήρως αποδεκτό. Με μέτριους απομονωτές και τυπικά τσιπάκια επαναχρονισμού, τέλεια δουλειά δεν θα γίνει και αυτό το είδαμε στην κάρτα JLSound όπου το σήμα βελτιώθηκε αισθητά μόνο σε 44Κ αρχεία. Δίχως σοβαρή λύση, καλύτερα είναι να μη χρησιμοποιηθεί στα διάφορα πρότζεκτ μας και εάν δεν σκοπεύουμε να επαναχρονίσουμε το σήμα, καλύτερα και φθηνότερα είναι να στραφούμε σε άλλες λύσεις usb->i2s. [/QUOTE]
Verification
Post reply
Home
Forums
Δικάναλος Ήχος
Do It Yourself
Πηγές
Μετρήσεις πάνω σε USB Receivers
Top
Bottom
This site uses cookies to help personalise content, tailor your experience and to keep you logged in if you register.
By continuing to use this site, you are consenting to our use of cookies.
Accept
Learn more…