Λογικό το DSD να παρακάμπτει το SRC, δεν έχει τίποτα να κάνει το SRC σε αυτή την περίπτωση.
Το FPGA θα πάρει το DSD (είτε έρχεται απ' ευθείας (μέσω USB) είτε από το SRC), θα το ανεβάσει σε DSD512 και μετά θα το μετατρέψει σε σήμα κατάλληλο να οδηγήσει τις αντιστάσεις (εδώ είναι το DS modulation / noise shaping / κτλ).
Το παράδοξο είναι ότι το αποκαλούν "1-bit DAC circuit", ενώ οι ίδιοι λένε ότι απαρτίζεται από 128 αντιστάσεις (και άλλα εξαρτήματα).
Το FPGA θα πάρει το DSD (είτε έρχεται απ' ευθείας (μέσω USB) είτε από το SRC), θα το ανεβάσει σε DSD512 και μετά θα το μετατρέψει σε σήμα κατάλληλο να οδηγήσει τις αντιστάσεις (εδώ είναι το DS modulation / noise shaping / κτλ).
Το παράδοξο είναι ότι το αποκαλούν "1-bit DAC circuit", ενώ οι ίδιοι λένε ότι απαρτίζεται από 128 αντιστάσεις (και άλλα εξαρτήματα).